processorer

Amd milan, næste generation af epyc cpus ville have 15 dø

Indholdsfortegnelse:

Anonim

Det ser ud til, at AMD arbejder på noget meget interessant. Ifølge kilder arbejder de aktivt på et 15-dø-design til EPYC AMD Milan. I betragtning af, at en af ​​disse skal være en IO-form, betyder dette, at der vil være mindst en Milan-variant med 14 matriser sammenlignet med 8 i Rom.

AMD Milan, EPYC-CPU'er til næste generation ville have 15 dies

I henhold til Wccftech spørger jeg en ingeniør, nogle af disse 14 dyse ville være ment som HBM-hukommelse.

8 DDR4-kanaler har kun tilstrækkelig båndbredde til at håndtere 10 CPU-arrays (80 CPU-kerner) maksimalt. Dette betyder, at de leder efter et 8 array-layout (64 CPU-kerner) eller et 10 array-layout, når det kommer til CPU-siden. Ved at lade IO-arrayet være til side efterlader dette 6 eller 4 dø, der ikke er indberettet for og vil sandsynligvis ende som HBM-hukommelse, ifølge spekulation.

HBM kan muligvis tilbyde betydelig acceleration, men det indebærer, at denne bestemte variant bruger en interposer. Kort sagt betyder det, at medmindre AMD beslutter at udskyde denne variant indtil DDR5, er det enten en 8 + 6 + 1-konfiguration (CPU + HBM + IO) eller en 10 + 4 + 1-konfiguration (CPU + HBM + IO).

Besøg vores guide til markedets bedste processorer

Et interposerbaseret design med indbygget HBM ville kunne tilbyde meget hurtigere adgang og overførselstider end traditionel DDR-baseret hukommelse, hvor DDR-kanalen kan fungere som en flaskehals. Dette vil resultere i nogle betydelige accelerationer for applikationer, der er meget afhængige af hukommelse.

Det er værd at nævne, at tidligere lækager har påpeget, at AMD Milan har et 8 + 1-design. Afhængig af hvordan det fortolkes, kan det betyde, at Milan ville have to varianter. Vi holder dig informeret.

Wccftech font

processorer

Valg af editor

Back to top button