processorer

Epyc milan og genoa, amd giver detaljer om sin nye server-cpus

Indholdsfortegnelse:

Anonim

AMD afslørede nogle detaljer om EPYC Milan (Zen 3) arkitektur og EPYC Genoa (Zen 4) arkitektur planlagt af virksomheden.

EPYC Milan og Genoa, AMD giver detaljer om sine nye server CPU'er

Under sin præsentation afslørede Martin Hilgeman fra AMD, Senior Manager for HPC Applications, lysbilleder, der bekræfter, at den næste serie af EPYC 'Milan' processorer vil starte på AMDs eksisterende SP3-serverstik, understøtte DDR4-hukommelse og tilbyde den samme TDP og de samme kernekonfigurationer som Rom-processoren.

Dette lysbillede ser ud til at fjerne rygter om, at AMD planlagde at lancere Milan med en 4x SMT-implementering, der hævdede, at Zen 3 ville tilbyde brugerne fire tråde pr. CPU-kerne. Det ser ud til, at den vigtigste kilde til Zen 3-ydelsesforbedringer kommer fra forbedringer i IPC og stigninger i urhastighed snarere end stigninger i kerne- og gevindnumre. Forhåbentlig betyder det, at Zen 3 vil fokusere på 'single-core' ydeevne og forbedringer af kernearkitekturen.

Besøg vores guide til markedets bedste processorer

Med henvisning til EPYC Genoa (Zen 4) hævder Helgeman, at Zen 4 stadig er i designfasen, hvilket betyder, at serverproducenter og andre kunder har mulighed for at påvirke Genovas design. Det bekræftes også, at denne nye arkitektur vil blive lanceret med en ny SP5-stik, understøtter en ny type hukommelse (sandsynligvis DDR5) og vil tilbyde brugerne "nye muligheder", som ikke er blevet afsløret.

Internt i Zen 3's design bekræftede AMD, at Zen 3 ville bevæge sig væk fra Zen / Zen 2s split cache-design, der delte AMD's CPU L3-cache mellem to quad-core CCX'er. Dette betyder, at AMD kunne bevæge sig væk fra sit eget quad-core CCX-design og skabe et otte-core CCX-design med Zen 3 eller et andet design.

I stedet for at tilbyde to 16MB L3-cacher (som det ses i AMD's nuværende Zen 2-design), vil AMD's Zen 3-design tilbyde en kombination af "32 + MB" L3-cache på tværs af alle otte CPU-kerner. Dette vil reducere potentielle latenstider mellem CPU-kernerne i en enkelt dyse og garantere bedre adgang til den integrerede L3-cache for CPU-kernerne. Denne cache ville også være større end visningen i tidligere generationer.

EPYC Milan ville komme til os i løbet af anden halvdel af 2020.

Overclock3d font

processorer

Valg af editor

Back to top button